contributor |
Lab. TIM 3-INPG, Grenoble 38031
|
creator |
MULLER (J.-M.)
|
| TRYSTRAM (D.)
|
date |
2005-07-20T12:57:49Z
|
| 2005-07-20T12:57:49Z
|
| 1988
|
| |
description |
In this paper, we study a hardware implementation of the Discrete Fourier Transform. After a brief introduction to that problem,
we survey the main existing realizations, then we propose a special puopose architecture able to compute in seriallparallel mode
the Fast Fourier Transform (FFT) of arbitrary partitions of N any samples.
|
| Nous nous intéressons dans cet article aux réalisations matérielles du calcul de la transformée de Fourier discrète . Après une
brève présentation du problème, nous passons en revue les principales solutions existantes et nous proposons une architecture
spécialisée capable de calculer à la fois en parallèle et en série la transformée de Fourier rapide (TFR) de toute partition
arbitraire d'un grand nombre d'échantillons.
|
format |
51964 bytes
|
| application/pdf
|
identifier |
Traitement du Signal [Trait. Signal], 1988, Vol. 5, N° 6-NS, p. 405-420
|
| 0765-0019 |
language |
en_US
|
publisher |
GRETSI, Saint Martin d'Hères, France
|
rights |
http://irevues.inist.fr/IMG/pdf/Licence.pdf
|
source |
Traitement du Signal [Trait. Signal], ISSN 0765-0019, 1988, Vol. 5, N° 6-NS, p. 405-420
|
subject |
Circuit arithmétique
|
| Circuit VLSI
|
| Pipeline
|
| Transformation Fourier discrète
|
| Transformation Fourier rapide
|
title |
2 - Architectures pour le calcul de la transformée de Fourier discrète
|
| Architectures for computing the discrete Fourier transform
|
type |
Article
|